Transiente Fehler in Mikroprozessoren: Mechanismen zur Erkennung, Behebung und Tolerierung
Autor Bernhard Fechnerde Limba Germană Paperback – 25 noi 2008
Preț: 431.66 lei
Preț vechi: 507.83 lei
-15% Nou
Puncte Express: 647
Preț estimativ în valută:
82.61€ • 85.81$ • 68.62£
82.61€ • 85.81$ • 68.62£
Carte tipărită la comandă
Livrare economică 03-17 februarie 25
Preluare comenzi: 021 569.72.76
Specificații
ISBN-13: 9783834807144
ISBN-10: 3834807141
Pagini: 292
Ilustrații: XXV, 266 S.
Dimensiuni: 148 x 210 x 18 mm
Greutate: 0.35 kg
Ediția:2009
Editura: Vieweg+Teubner Verlag
Colecția Vieweg+Teubner Verlag
Locul publicării:Wiesbaden, Germany
ISBN-10: 3834807141
Pagini: 292
Ilustrații: XXV, 266 S.
Dimensiuni: 148 x 210 x 18 mm
Greutate: 0.35 kg
Ediția:2009
Editura: Vieweg+Teubner Verlag
Colecția Vieweg+Teubner Verlag
Locul publicării:Wiesbaden, Germany
Public țintă
ResearchCuprins
und Motivation.- Grundlagen.- Simulations- und Synthesemethodik.- Dynamische Fehlerentdeckung und -behebung.- Überblick und Fazit.
Notă biografică
Dr. Bernhard Fechner ist wissenschaftlicher Mitarbeiter an der FernUniversität Hagen im Lehrgebiet Parallelität und VLSI. Er beschäftigt sich mit fehlertoleranten multi-/ manycore-Systemen, Kryptographie, Computerarithmetik, Computerforensik und Computergrafik.
Textul de pe ultima copertă
Die Existenz moderner Gesellschaften wäre ohne verlässliche Rechensysteme, z.B. in der Flugsicherung, der Steuerung von Kernkraftwerken und im Automobilbau praktisch unmöglich. Mit steigender Komplexität wird es immer schwieriger die Zuverlässigkeit solcher Systeme zu gewährleisten.
Bernhard Fechner entwickelt in dieser Arbeit mehrere innovative Fehlertoleranzmechanismen, die sich durch ihre Einfachheit und außerordentliche Effizienz hinsichtlich ihres Platz-, Zeit- und Energieverbrauchs auszeichnen. Validiert werden diese Mechanismen durch Implementierungen für FPGAs, Standardzellen und durch Software-Fehlerinjektionen.
Bernhard Fechner entwickelt in dieser Arbeit mehrere innovative Fehlertoleranzmechanismen, die sich durch ihre Einfachheit und außerordentliche Effizienz hinsichtlich ihres Platz-, Zeit- und Energieverbrauchs auszeichnen. Validiert werden diese Mechanismen durch Implementierungen für FPGAs, Standardzellen und durch Software-Fehlerinjektionen.