Power Management of Digital Circuits in Deep Sub-Micron CMOS Technologies: Springer Series in Advanced Microelectronics, cartea 25
Autor Stephan Henzleren Limba Engleză Hardback – 10 oct 2006
Toate formatele și edițiile | Preț | Express |
---|---|---|
Paperback (1) | 611.75 lei 6-8 săpt. | |
SPRINGER NETHERLANDS – 6 noi 2010 | 611.75 lei 6-8 săpt. | |
Hardback (1) | 617.76 lei 6-8 săpt. | |
SPRINGER NETHERLANDS – 10 oct 2006 | 617.76 lei 6-8 săpt. |
Din seria Springer Series in Advanced Microelectronics
- 23% Preț: 614.95 lei
- 15% Preț: 621.37 lei
- 20% Preț: 620.91 lei
- 18% Preț: 969.17 lei
- 15% Preț: 619.01 lei
- 18% Preț: 1187.93 lei
- 15% Preț: 616.80 lei
- 18% Preț: 918.29 lei
- 15% Preț: 616.97 lei
- 18% Preț: 1772.95 lei
- 18% Preț: 1012.11 lei
- 18% Preț: 919.50 lei
- 18% Preț: 917.69 lei
- 15% Preț: 614.12 lei
- 18% Preț: 1068.45 lei
- Preț: 372.66 lei
- 15% Preț: 618.38 lei
- 18% Preț: 920.57 lei
- 18% Preț: 911.45 lei
- 18% Preț: 919.66 lei
- 15% Preț: 608.78 lei
- 18% Preț: 901.45 lei
- 18% Preț: 911.00 lei
- 18% Preț: 1500.59 lei
- 15% Preț: 609.57 lei
- 18% Preț: 910.70 lei
Preț: 617.76 lei
Preț vechi: 726.77 lei
-15% Nou
Puncte Express: 927
Preț estimativ în valută:
118.23€ • 124.73$ • 98.53£
118.23€ • 124.73$ • 98.53£
Carte tipărită la comandă
Livrare economică 02-16 ianuarie 25
Preluare comenzi: 021 569.72.76
Specificații
ISBN-13: 9781402050800
ISBN-10: 1402050801
Pagini: 204
Ilustrații: XVI, 186 p.
Dimensiuni: 155 x 235 x 25 mm
Greutate: 0.46 kg
Ediția:2007
Editura: SPRINGER NETHERLANDS
Colecția Springer
Seria Springer Series in Advanced Microelectronics
Locul publicării:Dordrecht, Netherlands
ISBN-10: 1402050801
Pagini: 204
Ilustrații: XVI, 186 p.
Dimensiuni: 155 x 235 x 25 mm
Greutate: 0.46 kg
Ediția:2007
Editura: SPRINGER NETHERLANDS
Colecția Springer
Seria Springer Series in Advanced Microelectronics
Locul publicării:Dordrecht, Netherlands
Public țintă
ResearchCuprins
TO LOW-POWER DIGITAL INTEGRATED CIRCUIT DESIGN.- LOGIC WITH MULTIPLE SUPPLY VOLTAGES.- LOGIC WITH MULTIPLE THRESHOLD VOLTAGES.- FORCING OF TRANSISTOR STACKS.- POWER GATING.- CONCLUSION.
Caracteristici
In-depth overview of design and implementation of leakage reduction techniques Focus on applicability, technology dependencies, and scalability Link between system, circuit and physical level New design methodology (switch sizing for power gating) New circuits (for data retention, block activation)